አዲስ ኦሪጅናል XQR17V16CC44V ስፖት ስቶክ FPGA መስክ ፕሮግራም ሊደረግ የሚችል የበር ድርድር ሎጂክ አይክ ቺፕ የተዋሃዱ ወረዳዎች
ዝርዝሮች | |
የማህደረ ትውስታ ምድብ | ቀዳሚ |
ጥግግት | 16777 ኪ.ቢ |
የቃላት ብዛት | 2000 ኪ |
ቢት በ Word | 8 ቢት |
የጥቅል ዓይነት | ሴራሚክ, LCC-44 |
ፒኖች | 44 |
ሎጂክ ቤተሰብ | CMOS |
የአቅርቦት ቮልቴጅ | 3.3 ቪ |
የአሠራር ሙቀት | -55 እስከ 125 ሴ (-67 እስከ 257 ፋ) |
Xilinx ትላልቅ የ Xilinx FPGA ውቅረት ቢትስትራክተሮችን ለማከማቸት ቀላል እና ወጪ ቆጣቢ ዘዴን የሚያቀርበውን ባለከፍተኛ-density QPro™ XQR17V16 ተከታታይ የጨረር Hardened QML ውቅር PROMs ያስተዋውቃል።XQR17V16CC44V የ 3.3V መሳሪያ ሲሆን 16 ሜባ የማጠራቀሚያ አቅም ያለው እና በተከታታይ ወይም ባይት-ሰፊ ሁነታ መስራት ይችላል።ለ XQR17V16 የመሳሪያ አርክቴክቸር ቀለል ባለ የማገጃ ንድፍ።
FPGA በማስተር ሲሪያል ሁነታ ላይ ሲሆን PROM ን የሚያንቀሳቅስ የማዋቀሪያ ሰዓት ይፈጥራል.እየጨመረ ካለው የሰዓት ጠርዝ በኋላ አጭር የመድረሻ ጊዜ፣ ከFPGA DIN ፒን ጋር በተገናኘው የPROM DATA ውፅዓት ፒን ላይ መረጃው ይታያል።አወቃቀሩን ለማጠናቀቅ FPGA ተገቢውን የሰዓት ምት ብዛት ያመነጫል።አንዴ ከተዋቀረ PROM ን ያሰናክላል።FPGA በ Slave Serial ሁነታ ላይ ሲሆን PROM እና FPGA ሁለቱም በሚመጣው ምልክት መታተም አለባቸው።
FPGA በ Master SelectMAP ሁነታ ላይ ሲሆን PROM እና FPGA ን የሚያንቀሳቅሰውን የውቅር ሰዓት ያመነጫል.እየጨመረ ካለው የ CCLK ጠርዝ በኋላ፣ መረጃ በPROMs DATA (D0-D7) ፒን ላይ ይገኛል።ውሂቡ በሚከተለው የ CCLK ከፍ ባለ ጠርዝ ላይ ወደ FPGA ይዘጋል።FPGA በ Slave SelectMAP ሁነታ ላይ ሲሆን PROM እና FPGA ሁለቱም በሚመጣው ምልክት መጨናነቅ አለባቸው።CCLKን ለመንዳት ነፃ የሚሮጥ oscillator መጠቀም ይቻላል።የሚቀጥለውን መሳሪያ የ CE ግብዓት ለመንዳት የዋና ስራ አስፈፃሚውን ውጤት በመጠቀም በርካታ መሳሪያዎችን ማገናኘት ይቻላል።በዚህ ሰንሰለት ውስጥ ያሉት ሁሉም PROMs የሰዓት ግብዓቶች እና የ DATA ውጤቶች እርስ በርስ የተያያዙ ናቸው።ሁሉም መሳሪያዎች ተኳሃኝ ናቸው እና ከሌሎች የቤተሰብ አባላት ጋር ሊጣበቁ ይችላሉ።ለመሳሪያ ፕሮግራም አወጣጥ የ Xilinx ISE Foundation ወይም ISE WebPACK ሶፍትዌር የ FPGA ንድፍ ፋይልን ወደ መደበኛ የሄክስ ፎርማት ያጠናቅራል ከዚያም ወደ አብዛኛው የንግድ PROM ፕሮግራም አድራጊዎች ይተላለፋል።
ዋና መለያ ጸባያት
• Latch-Up Immune to LET>120 MeV/cm2/mg
• የተረጋገጠ TID 50 kRad(Si) በእያንዳንዱ ዝርዝር 1019.5
• በEpitaxial Substrate ላይ የተሰራ
• 16Mbit ማከማቻ አቅም
• ከሙሉ ወታደራዊ የሙቀት ክልል በላይ የተረጋገጠ ተግባር፡-55°C እስከ +125°C
• የአንድ ጊዜ ፕሮግራም (ኦቲፒ) ተነባቢ-ብቻ ማህደረ ትውስታ የ Xilinx FPGA መሳሪያዎችን ማዋቀርን ለማከማቸት የተነደፈ
• ባለሁለት ውቅር ሁነታዎች
♦ ተከታታይ ውቅር (እስከ 33 ሜባ / ሰ)
♦ ትይዩ (እስከ 264 Mb/s በ33 ሜኸ)
• ቀላል በይነገጽ ወደ Xilinx QPro FPGAs
• ረዣዥም ወይም በርካታ የቢት ዥረቶችን ለማከማቸት ሊሰፋ የሚችል
ከተለያዩ የ FPGA መፍትሄዎች ጋር ለመጣጣም በፕሮግራም ሊሰራ የሚችል ዳግም ማስጀመር ፖላሪቲ (ንቁ ከፍተኛ ወይም ንቁ ዝቅተኛ)
• ዝቅተኛ ኃይል ያለው CMOS ተንሳፋፊ-በር ሂደት
• 3.3V አቅርቦት ቮልቴጅ
• በሴራሚክ CK44 ፓኬጆች (1) ይገኛል።
• የፕሮግራም አወጣጥ ድጋፍ በዋና ፕሮግራመር አምራቾች
• የ ISE Foundation ወይም ISE WebPACK ሶፍትዌር ፓኬጆችን በመጠቀም የንድፍ ድጋፍ
• የ20 አመት የህይወት መረጃ ማቆየት የተረጋገጠ
ፕሮግራም ማውጣት
መሳሪያዎቹ በ Xilinx ወይም ብቁ የሶስተኛ ወገን አቅራቢዎች በሚቀርቡ ፕሮግራመሮች ሊዘጋጁ ይችላሉ።ተጠቃሚው ተገቢውን የፕሮግራም አወጣጥ ስልተ ቀመር እና የቅርብ ጊዜው የፕሮግራመር ሶፍትዌር ስሪት ጥቅም ላይ መዋሉን ማረጋገጥ አለበት።የተሳሳተ ምርጫ መሳሪያውን እስከመጨረሻው ሊጎዳው ይችላል.
መግለጫ
• Latch-Up Immune to LET>120 MeV/cm2/mg
• የተረጋገጠ TID 50 kRad(Si) በእያንዳንዱ ዝርዝር 1019.5
• በEpitaxial Substrate ላይ የተሰራ
• 16Mbit ማከማቻ አቅም
• ከሙሉ ወታደራዊ የሙቀት ክልል በላይ የተረጋገጠ ተግባር፡-55°C እስከ +125°C
• የአንድ ጊዜ ፕሮግራም (ኦቲፒ) ተነባቢ-ብቻ ማህደረ ትውስታ የ Xilinx FPGA መሳሪያዎችን ማዋቀርን ለማከማቸት የተነደፈ
• ባለሁለት ውቅር ሁነታዎች
♦ ተከታታይ ውቅር (እስከ 33 ሜባ / ሰ)
♦ ትይዩ (እስከ 264 Mb/s በ33 ሜኸ)
• ቀላል በይነገጽ ወደ Xilinx QPro FPGAs
• ረዣዥም ወይም በርካታ የቢት ዥረቶችን ለማከማቸት ሊሰፋ የሚችል
• በፕሮግራም ሊሰራ የሚችል ዳግም ማስጀመር ዋልታ (ንቁ ከፍተኛ ወይም ንቁ
ዝቅተኛ) ከተለያዩ የ FPGA መፍትሄዎች ጋር ተኳሃኝነት
• ዝቅተኛ ኃይል ያለው CMOS ተንሳፋፊ-በር ሂደት
• 3.3V አቅርቦት ቮልቴጅ
• በሴራሚክ CK44 ፓኬጆች (1) ይገኛል።
• የፕሮግራም አወጣጥ ድጋፍ በመሪ ፕሮግራመር
አምራቾች
ISE ፋውንዴሽን ወይም አይኤስኢን በመጠቀም የንድፍ ድጋፍ
WebPACK ሶፍትዌር ፓኬጆች
• የ20 አመት የህይወት መረጃ ማቆየት የተረጋገጠ